|本期目录/Table of Contents|

[1]梁 瑞.基于FPGA脉冲雷达信号校准器的设计[J].电子设计工程,2020,28(01):89-93.[doi:10.14022/j.issn1674-6236.2020.01.020]
 LIANG Rui.Design of pulse radar signal calibrator based on FPGA[J].Electronic Design Engineering,2020,28(01):89-93.[doi:10.14022/j.issn1674-6236.2020.01.020]
点击复制

基于FPGA脉冲雷达信号校准器的设计(PDF)
分享到:

《电子设计工程》[ISSN:1674-6236/CN:61-1477/TN]

卷:
28
期数:
2020年01期
页码:
89-93
栏目:
测量与控制
出版日期:
2020-01-05

文章信息/Info

Title:
Design of pulse radar signal calibrator based on FPGA
文章编号:
1674-6236(2020)01-0089-05
作者:
梁 瑞
(西安翻译学院 工程技术学院, 陕西 西安 710105)
Author(s):
LIANG Rui
(Institute of Engineering and Technology, Xi’an FanYi University, Xi’an 710105, China)
关键词:
雷达信号 FPGA 校准器 遥感
Keywords:
radar signal FPGA calibrator remote sensing
分类号:
TN06
DOI:
10.14022/j.issn1674-6236.2020.01.020
文献标志码:
A
摘要:
针对脉冲雷达信号易受内外条件影响的缺点,本文设计了一种基于FPGA的脉冲雷达信号校准器。该校准器实时采集脉冲雷达的发射信号,通过反演分析的方法对雷达信号进行校准。同时,利用上位机控制实现了各分机状态信息定时接收、AD采集数据保存至USB移动硬盘等功能。经测试,本雷达信号校准器可对雷达系统工作过程中传输路径造成的测量精度误差进行校准,提高雷达系统链路的精度,保证雷达系统测量的准确度。因此,可广泛应用于脉冲雷达的地面校准设备中。
Abstract:
Aiming at the shortcomings of pulse radar signals susceptible to internal and external conditions, this paper designs a pulse radar signal calibrator based on FPGA. The calibrator acquires the transmitted signal of the pulse radar in real time, and calibrates the radar signal by means of inversion analysis. At the same time, the upper computer control realizes the functions of timing reception of each extension status information and saving of AD acquisition data to USB mobile hard disk. After testing, the radar signal calibrator can calibrate the measurement accuracy error caused by the transmission path in the working process of the radar system, improve the accuracy of the radar system link, and ensure the accuracy of the radar system measurement. Therefore, it can be widely used in ground calibration equipment of pulse radar.

参考文献/References:

[1] 高星.基于FPGA的线性调频连续波雷达信号处理设计与实现[J].舰船电子对抗,2019(2):83-85.[2] 申春妮.雷达FPGA软件测试技术研究与实现[J]. 测试技术学报,2019(3):33-34.[3] 伍怀琪.基于无线射频与FPGA技术的数据采集系统研究[J].计算机产品与流通,2019(3):23-24.[4] 陆海林,唐伟伟,葛俊祥.基于FPGA和NiosⅡ的船用雷达数据采集存储与验证[J].合肥工业大学学报(自然科学版),2015(11):72-76.[5] 赵桦,章慧彬.基于ATE的FPGA配置文件生成方法[J].电子与装,2015(7):71-72.[6] 张淑梅.基于ARM+FPGA的高精度数据采集系统设计[J].国外电子测量技术,2014(11):55-57.[7] 林琳.基于FPGA的雷达信号处理板设计与实现[J].现代电子技术,2014(11):65-69.[8] 刘冬利,张驿,庞海滨,等.利用无人机标定雷达精度的新方法[J].电讯技术,2015(2):146-150.[9] 郭语,李一楠,武晓鹏.一种深空探测雷达信号处理精度校准方法[J].空间电子技术,2018,15(3):65-69.[10]赵朋朋. 船舶导航雷达信号处理与FPGA实现[D].重庆:重庆邮电大学,2017.[11]刘国满,韩海跃.基于FPGA的单脉冲雷达信号预处理系统设计与实现[J].北京理工大学学报,2018,38(7):752-758.[12]许彦章,黎文杰,吴刚.一种脉冲雷达数字AGC的设计与FPGA实现[J].微型机与应用,2017,36(22):23-25,29.[13]张金全,陈正宁.基于System Generator的雷达基带信号模拟系统仿真设计[J].自动化技术与应用,2017,36(5):90-94.[14]赵朋朋. 船舶导航雷达信号处理与FPGA实现[D].重庆:重庆邮电大学,2017.[15]张菁.脉冲压缩雷达性能及抗干扰能力研究与分析[D].成都:电子科技大学,2016.[16]张玲玲,马金辉.DSP技术在雷达信号处理中的运用[J].电子技术与软件工程,2019(12):87.

相似文献/References:

[1]栾佳明,张秀娟.基于FPGA的可调信号发生器[J].电子设计工程,2010,(05):95.
 LUAN Jia-ming,ZHANG Xiu-juan.Adjustable signal generator based on FPGA[J].Electronic Design Engineering,2010,(01):95.
[2]王 伟,傅其祥.基于PCIe总线的超高速信号采集卡的设计[J].电子设计工程,2010,(05):43.
 WANG Wei,FU Qi-xiang.Design of ultrahigh speed data acquisition card based on PCIe bus[J].Electronic Design Engineering,2010,(01):43.
[3]詹俊鹏,张鹏恺,李 鹏.基于AD9958多波形雷达信号源软硬件的设计[J].电子设计工程,2009,(01):69.
 ZHAN Jun-peng,ZHANG Peng-kai,LI Peng.Design of hardware and software of the multi-waveforms radar generator based on AD9958[J].Electronic Design Engineering,2009,(01):69.
[4]王庆龙,赵文元,王和国.基于Virtex5高性能FPGA的脉冲激光测距系统设计[J].电子设计工程,2008,(08):12.
 WANG Qing-long,ZHAO Wen-yuan,WANG He-guo.Design of pulsed laser ranged system based on Virtex5 high performanced? FPGA[J].Electronic Design Engineering,2008,(01):12.
[5]张新安,张毅锋,游志刚.基于AD9858的雷达信号波形产生器设计[J].电子设计工程,2008,(05):5.
 ZHANG Xin-an,ZHANG Yi-feng,YOU Zhi-gang.Design of a radar signal waveform generator based on AD9858[J].Electronic Design Engineering,2008,(01):5.
[6]郝政宇,刘书明.基于Nios II和DDS的雷达信号源的设计[J].电子设计工程,2007,(08):34.
 HAO Zheng-yu,LIU Shu-ming.Design of radar signal source based on Nios II and DDS[J].Electronic Design Engineering,2007,(01):34.
[7]郑志安,夏国荣.基于FPGA的高级数据加密AES中的字节替换设计[J].电子设计工程,2005,(08):557.
[8]耿磊,吴晓娟,彭彰.改进的基于TMS320DM642的疲劳检测系统[J].电子设计工程,2005,(08):4.
[9]薛寒光,朱衡君.基于FPGA的线阵CCD驱动器设计[J].电子设计工程,2006,(05):60.
[10]叶雷,朱红.8B/10B编解码的IP核设计[J].电子设计工程,2005,(11):19.

备注/Memo

备注/Memo:
收稿日期:2019-06-14 稿件编号:201906087基金项目:西安翻译学院校级科研项目(19B10);教育部产学合作协同育人项目(201802153122)作者简介:梁 瑞(1987—),女,陕西西安人,硕士,讲师。研究方向:信号处理。
更新日期/Last Update: 2019-12-30