|本期目录/Table of Contents|

[1]胡天涛,杜 勇,田 静.低杂散L波段频综设计[J].电子设计工程,2020,28(01):118-122.[doi:10.14022/j.issn1674-6236.2020.01.026]
 HU Tiantao,DU Yong,TIAN Jing.Design of a low spurs L?band frequency synthesizer[J].Electronic Design Engineering,2020,28(01):118-122.[doi:10.14022/j.issn1674-6236.2020.01.026]
点击复制

低杂散L波段频综设计(PDF)
分享到:

《电子设计工程》[ISSN:1674-6236/CN:61-1477/TN]

卷:
28
期数:
2020年01期
页码:
118-122
栏目:
网络与通信
出版日期:
2020-01-05

文章信息/Info

Title:
Design of a low spurs L?band frequency synthesizer
文章编号:
1674-6236(2020)01-0118-05
作者:
胡天涛杜 勇田 静
(贵州航天计量测试技术研究所 贵州 贵阳 550009)
Author(s):
HU Tian?tao DU Yong TIAN Jing
(Guizhou Aerospace Research Institute of Metrology and Testing Technology, Guiyang 550009, China)
关键词:
频综 宽带 低杂散 小步进 小型化
Keywords:
frequency synthesizer wide band low spurioussmall step miniaturization
分类号:
TN74
DOI:
10.14022/j.issn1674-6236.2020.01.026
文献标志码:
A
摘要:
针对宽带小步进频综的低杂散、低相位噪声要求,本文提出了一种简易可行的频率合成方案。频率合成方案的基本框架由DDS激励锁相环构成,DDS通过可变参考时钟实现宽带低杂散输出,锁相环则基于高鉴相频率降低环内杂散与相位噪声恶化。试验结果符合设计要求,在L波段范围内频率步进为1 Hz,杂散抑制不小于70 dB,相位噪声小于-107.1 dBc/Hz@1 kHz。采用该方案设计的频综具有宽带小步进、低相噪、低杂散等特点,且电路方案简单易于实现小型化设计,具有较好的应用前景。
Abstract:
Aiming at the low spurious and low phase noise requirements of frequency synthesizer with wide band and small step, a simple and feasible frequency synthesis scheme is proposed. The basic framework of this scheme consists of DDS excitation phase-locked loop, the DDS achieve wideband output with low spurious by variable reference clock, and the phase-locked loop reduces spur and phase noise degradation in the loop based on high phase comparison frequency. The test results meet design requirements, which the frequency step is 1Hz in L-band range, and spurious suppression is not less than 70 dB, and phase noise is less than -107.1 dBc/Hz@1 kHz. The frequency synthesizer designed by this scheme has the characteristics of wide band, small step, low phase noise and low spurs with simple circuit design and easy implementation of miniaturized design, which has a good application prospect.

参考文献/References:

[1] 张杰. 一种小型化小数分频锁相频率源的设计[J]. 空军预警学院学报, 2018, 32(2):147-149.[2] 蒋洪福, 王志刚. C波段小型化频率合成器研制[J]. 微波学报, 2016(s1):227-229.[3] 鲁纯, 韩周安. C频段宽带低杂散频率合成器的设计与实现[J]. 现代电子技术, 2015(3):87-89.[4] 周叶华,叶宝盛,程明,等.一种高频谱纯度的C频段宽带频率合成器设计[J].电讯技术,2018,58(2):219?224.[5] 邓迅, 石玉, 张钰英. 基于DDS的C波段宽带小步进低相噪频率源的设计与实现[J]. 磁性材料及器件, 2018(1):43-46. [6] 鲁长来,汪炜,谢迟. 一种Ku波段宽带低相噪频率合成器研制[J]. 雷达与对抗, 2018,38(2):37-40.[7] 顾赵宇,王平,傅其详. 一种基于DDS的信号源的设计与实现[J]. 现代电子技术, 2015(5):51-53.[8] 钱渊源. 基于AD9914的C波段频率合成器的研究[D].南京:南京理工大学,2016.[9] 王文才, 陈昌明, 黄刚. PLL驱动DDS的低相噪小步进LFM信号源设计[J]. 电子器件, 2015(2):348-351. [10]胡丽格. 一种S波段宽带小步进频率合成器的设计与实现[J].无线电工程,2015(5):70-72. [11]李觅,张振,罗俊,等. 一种L波段小型化高性能锁相频率源[J]. 微电子学,2012,42(3):344-346.[12]杨坦,廉吉庆,涂建辉,等. 基于PLL倍频电路的设计与实现[J]. 电子设计工程, 2017,25(23):105-108.[13]孙家星,杜起飞,孙越强,等. 基于PE3236芯片的锁相环频率合成电路研究[J]. 电子设计工程, 2017,25(5):74-78.[14]刘林. 基于DDS/PLL技术宽带频综的设计与实现[J].微波学报, 2014(s1):209-211. [15]梁孝彬,石玉,王轩. 基于DDS技术L波段小步进低相噪频率源设计与实现[J]. 电子元件与材料, 2015,34(5):32-35. [16]潘碑,苏卫国. 锁相频率源混频信号的相位噪声分析[J]. 固体电子学研究与进展, 2014(5):432-435.

相似文献/References:

[1]卢 頔,文继国. 阶跃阻抗滤波器及其倍频应用[J].电子设计工程,2013,(03):174.
 LU Di,WEN Ji-guo. Microstrip filters with stepped impedance resonator and their application to frequency multipliers[J].Electronic Design Engineering,2013,(01):174.
[2]刘 成,雷 虹,何慧芬. 精细结构对分形天线小型化的影响[J].电子设计工程,2013,(03):130.
 LIU Cheng,LEI Hong,HE Hui-fen. Impact of the fine structure in the fractal antenna miniaturization[J].Electronic Design Engineering,2013,(01):130.
[3]武文斌,王兴亮,宋爱民,等. MIL-STD-188-110C波形的Turbo均衡技术应用研究[J].电子设计工程,2012,(23):124.
 WU Wen-bin,WANG Xing-liang,SONG Ai-min,et al. Investigating of using Turbo equalization of MIL-STD-188-110C HF waveforms[J].Electronic Design Engineering,2012,(01):124.
[4]邓盼盼. 一种基于第二代电流传输器的积分器设计[J].电子设计工程,2012,(13):135.
 DENG Pan-pan. Design of an integrator based on second generation current conveyors[J].Electronic Design Engineering,2012,(01):135.
[5]张 甜.高性能低功耗模数转换器ADS4249的介绍及其应用[J].电子设计工程,2012,(03):94.
 ZHANG Tian.Introduction and application of a low power high performance ADC ADS4249[J].Electronic Design Engineering,2012,(01):94.
[6]陈 佳,张绍洲.微带分支线定向耦合器的小型化[J].电子设计工程,2011,(24):108.
 CHEN Jia,ZHANG Shao-zhou.Miniaturization of microstrip branch-line coupler[J].Electronic Design Engineering,2011,(01):108.
[7]罗 勇,王伯文,张成龙.CLC425芯片在低噪声宽带放大器设计中的运用[J].电子设计工程,2011,(09):186.
 LUO Yong,WANG Bo-wen,ZHANG Cheng-long.Application of CLC425 in the design of broadband low-noise amplifier[J].Electronic Design Engineering,2011,(01):186.
[8]张 承,唐 宁,邓玉清.一种基于PWM的CMOS误差放大器的设计[J].电子设计工程,2011,(03):38.
 ZHANG Cheng,TANG Ning,DENG Yu-qing.Design of a CMOS error amplifier based on PWM[J].Electronic Design Engineering,2011,(01):38.
[9]莫程建,周胜源.基于软件无线电宽带接收机研究与仿真[J].电子设计工程,2010,(08):13.
 MO Cheng-jian,ZHOU Sheng-yuan.Research and simulation of wideband receiver based on software radio[J].Electronic Design Engineering,2010,(01):13.
[10]贾少波.一种新型校园社区网建设方案[J].电子设计工程,2008,(10):72.
 JIA Shao-bo.A new campus community networkbuilding programme[J].Electronic Design Engineering,2008,(01):72.

备注/Memo

备注/Memo:
收稿日期:2019-06-02 稿件编号:201906003基金项目:贵州省科技计划项目(黔科合支撑[2016]2324)作者简介:胡天涛(1988—),男,贵州贵阳人,硕士研究生,工程师。研究方向:微波频率合成技术。
更新日期/Last Update: 2019-12-30